[Engineering]디지털 회로설계 - 고속 동작 곱셈기 설계
페이지 정보
작성일 24-06-25 20:42
본문
Download : [공학]디지털 회로설계 - 고속 동작 곱셈기 설계.hwp
또한 VHDL을 사용한 sequential circuit의 de스크립트ion 방법을 익히고 동작 확인 과정을 통해 simulation tool의 사용법을 익힌다. 한 번의 과정이 끝날 때마…(생략(省略))
4. 합성 및 analysis(분석)
설명
[공학]디지털,회로설계,-,고속,동작,곱셈기,설계,공학기술,레포트
[공학]디지털 회로설계 - 고속 동작 곱셈기 설계 , [공학]디지털 회로설계 - 고속 동작 곱셈기 설계공학기술레포트 , [공학]디지털 회로설계 - 고속 동작 곱셈기 설계
[Engineering]디지털 회로설계 - 고속 동작 곱셈기 설계
다.
입출력값은 2`s complement를 적용하는데, 곱셈으로 인하여 입력되는 bit보다 두 배로 증가하는 bit 수를 고려하여 output의 bit를 정하고, multiplier의 끝자리 수에 multiplicand를 곱하여 각 자리에 해당하는 partial product를 생성해낸다.
3. 목표(goal) 및 기준 설정
곱셈기를 구현하는 논리는 덧셈기를 구현하는 理論보다 복잡해서, 어떠한 논리를 이용하느냐에 따라 그 계산 속도의 차이가 생기게 된다 곱셈은 multiplicand와 multiplier의 각 부분의 곱(partial product)을 더해주는 과정으로 이루어지는데, 구현 형태에 따라서 partial products의 개수가 크게 달라지기 때문이다가장 기본적인 理論으로는 Shift-and-add 알고리즘이 있는데, 이를 도식화하여 나타내면 다음과 같다.
레포트/공학기술
Download : [공학]디지털 회로설계 - 고속 동작 곱셈기 설계.hwp( 83 )
[Engineering]디지털 회로설계 - 고속 동작 곱셈기 설계
순서


